P23-LRT2022-3 Reporte #8

# Circuitos digitales básicos

Erick Gonzalez Parada ID: 178145 & Omar Martínez López ID: 177465 Depto. Computación Electrónica y Mecatrónica. Docente: Dr. Juan Carlos Moreno Rodríguez

April 20, 2023

#### Abstract

Se logro el punto extra !, en esta práctica se logro hacer un sumador de bits basico con capacidad de "carry in" y con un "carry out".

Keywords: diseño de hardware, sumador, bits

## 1 Objetivo

El estudiante pone en práctica el procedimiento de diseño estructurado y jerárquico de circuitos combinacionales para generar un sumador de cuatro bits.

#### 2 Introducción

Los sumadores de números binarios nos sirven para que distintos circuitos puedan cumplir con ciertas operaciones aritméticas, y aunque hacer una suma binaria en papel es de las operaciones más sencillas que se pueden realizar, al pasar esta teoría a circuitos combinacionales todo se complica, ya que para un simple suma de dos números de un bit necesitamos de un sumador que a su vez esta conformado por dos medio sumadores y que estos deben estar conectados, por lo que al hacer una suma de números con mas bit, se necesitan la mimas cantidad de sumadores que de bits de los números a sumar, por lo que se vuelve una tarea complicada.

#### 3 Análisis Teórico

Un sumador de 4 bits es un circuito lógico combinacional que se utiliza para sumar dos números binarios de 4 bits. El sumador de 4 bits consta de cuatro sumadores completos de un bit (también conocidos como sumadores de medio bit) y un sumador completo de cuatro bits.

Cada sumador completo de un bit tiene dos entradas (A y B), una entrada de acarreo (Cin), dos

salidas (S y Cout) y una tabla de verdad asociada. La tabla de verdad describe cómo se suman A, B y Cin para dar como resultado S y Cout. La salida S es el resultado de la suma de A, B y Cin, mientras que la salida Cout es el acarreo generado por la suma. La salida Cout de un sumador completo de un bit se conecta a la entrada Cin del siguiente sumador completo de un bit para generar el acarreo de la suma de los bits más significativos.

El sumador completo de cuatro bits suma los cuatro bits menos significativos de los números de entrada, utilizando los cuatro sumadores completos de un bit, y luego suma los acarreos de los sumadores completos de un bit para obtener el resultado final de la suma de los dos números de entrada.

El análisis teórico del sumador de 4 bits implica la identificación de la tabla de verdad del circuito, así como la determinación de los tiempos de propagación y los tiempos de retardo de cada sumador completo de un bit. El tiempo de propagación es el tiempo que tarda la señal de entrada en propagarse a través del circuito y generar una salida, mientras que el tiempo de retardo es el tiempo que tarda la señal de entrada en propagarse a través del circuito y generar una salida, más el tiempo que tarda la salida en estabilizarse.

También es importante tener en cuenta la capacidad de carga del circuito, que se refiere a la cantidad máxima de corriente que puede suministrarse o consumirse en cada salida del circuito sin afectar su funcionamiento. La capacidad de carga se puede calcular a partir de la resistencia de cada salida y la tensión de alimentación del circuito.

P23-LRT2022-3 Reporte #8

## 4 Resultados esperados

| $A_3$ | $A_2$ | $A_1$ | $A_0$ | $B_3$ | $B_2$ | $B_1$ | $B_0$ | $C_{in}$ | $S_3$ | $S_2$ | $S_1$ | $S_0$ | $C_{out}$ |
|-------|-------|-------|-------|-------|-------|-------|-------|----------|-------|-------|-------|-------|-----------|
| 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0        | 0     | 0     | 0     | 0     | 0         |
| 0     | 0     | 0     | 0     | 0     | 0     | 0     | 1     | 0        | 0     | 0     | 0     | 1     | 0         |
| 0     | 0     | 0     | 0     | 0     | 0     | 1     | 0     | 0        | 0     | 0     | 1     | 0     | 0         |
| 0     | 0     | 0     | 0     | 0     | 0     | 1     | 1     | 0        | 0     | 0     | 1     | 1     | 0         |
| 0     | 0     | 0     | 0     | 0     | 1     | 0     | 0     | 0        | 0     | 1     | 0     | 0     | 0         |
| 0     | 0     | 0     | 0     | 0     | 1     | 0     | 1     | 0        | 0     | 1     | 0     | 1     | 0         |
| 0     | 0     | 0     | 0     | 0     | 1     | 1     | 0     | 0        | 0     | 1     | 1     | 0     | 0         |
|       |       |       |       |       |       |       |       |          |       |       |       |       |           |

Tabla 1: Fragmento de tabla de verdad de todos los outputs del sumador de 4 bits

#### 5 Resultados obtenidos

Prueba de que si obtuvimos los resultados esperados.



Figura 1: Carry Out ejempo



Figura 2: Suma grande



Figura 3: evidencia ejemplo 3



Figura 4: Uno es igual a uno

#### 6 Conclusiones

Para este circuito combinacional se necesito de otros circuitos separados que fusionados y repitiendo esto 4 veces que es la cantidad de bits de los números a sumar, se pudo conseguir este sumador de 4 bits que es mucho más complejo que los circuitos implementados con en las practicas anteriores, ahora no solo había señales de entrada y salida, si no que ahora las señales de salida se convertían en señales de entrada que cumplían con ser implementadas otra vez

P23-LRT2022-3 Reporte #8

para modificar la siguiente señal de salida, además de que si esto se hiciera con un display de 7 segmentos, estas salidas también tendrían que ser convertida a variables, para que le display pueda cambiar dependiendo del valor de las señales de salida.

## Referencias

### References

 $[1]\,$  Mano, M. M. (2004). Digital design (4th ed.). Upper Saddle River, NJ: Prentice Hall.